Hallo,
mein Problem besteht im Verbinden von gleichen Signalen auf mehreren Layern.
Ich habe einen Spulenhalter, an dem nur ein Pin im Schaltplan
angeschlossen ist (der Übersichtlichkeit halber), allerdings in meiner
Bibliothek mehrere Pins vorhanden sind und auch im Board aufscheinen.
Nun möchte ich mein Signal an diesen Pin führen und die gleiche Leitung
auch an die anderen Pins führen. Das soll auf mindestens 2 Lagen so sein.
Lege ich nun - per Wire und nicht per Route - auf einem anderen Layer
als dem per Route gelegten Signal ein Wire über dieses (oder ein
Nachbarspin) bereits verbundene Pin, bekomme ich beim DRC einen
Clearance-Fehler (mit den 4Layer Design-Regeln von PCB-Pool).
Alle Wires haben die gleiche Bezeichnung - ein Hinzufügen von Vias (auch
alle mit dem gleichen Namen) ändert nichts am Clearance-Fehler.
Leider habe ich weder im Handbuch noch in der Newsgroup einen Hinweis
gefunden, wie ich dieses leidige Problem beheben kann.
Weiß jemand Rat - im Einsatz ist 4.16r2?
Besten Dank
Ronny
ps: Selbes Problem tritt auch bei anderen Bauteilen (Sicherungshalter)
auf, an denen ich nur ein Pin im Schaltplan verbunden habe und das
zweite Pin am Board hinzugenommen habe.